no image
[후기] AMD : Embedded Computing Tech Day
이번에는 AMD에서 주최한 Embedded Computing Tech Day에 다녀왔습니다. 양재역에 있는 엘타워에서 진행했습니다. 이 건물은 처음와봤는데, 건물 전체가 예식장? 으로 사용할만한 곳이더라고요.행사장은 6층이었는데 들어서자, AMD 협력사들의 부스가 여럿있었습니다.여기 보이는 부스 사이로 사람들을 뚫고 들어가면 행사장이 나옵니다. 순서는 AMD에서 먼저 기조 연설로 시작하고, 제품 소개, 협력사 소개 등이 있었습니다.FPGA가 세상에 나온지 벌써 40년이나 됐다고 합니다. 최초의 FPGA는 64개 정도의 논리 게이트를 가진 스펙이었다는데, 지금은 참 많이 발전했네요. 행사의 이름이 Embedded Computing 인 만큼, 현재 가장 큰 흐름인 AI에 맞춰 관련된 칩인 VERS..
2025.09.16
no image
[Verilog] 15. AXI Write
AXI Write Operation Write Operation은 3개의 Channel로 이루어집니다. Handshake의 Source와 Destination이 Read동작과는 반대로 진행됩니다.Write Operation에 대한 순서를 잡아보겠습니다. 1) WADDR을 보내서 DATA 전송을 알립니다.2) WADDR에 대한 Handshake 동작.(AWValid-AWRead)3) WDATA를 보냅니다. 마지막 DATA에는 WLAST신호를 같이 보내 DATA Write가 끝났음을 알립니다.4) WDATA에 대한 Handshake동작.(WValid-WRead)5) BRESP를 보내 DATA 수신에 대해 응답합니다.6) BRESP에 대한 Handshake동작.(BValid-BRead) AXI Write Ma..
2024.06.27
no image
[Vitis] 0. Preview(Hello World)
https://github.com/Xilinx/XilinxBoardStore GitHub - Xilinx/XilinxBoardStoreContribute to Xilinx/XilinxBoardStore development by creating an account on GitHub.github.com위 링크를 들어가서 Code > Download Zip으로 파일을 다운로드 받아줍니다. 다운로드 된 파일을 압축 해제 한 후, Board에서 원하는 Device를 선택합니다. 저는 Digilent의 Cora-Z7-07s를 선택했습니다. 해당 폴더를 선택 후C:\Xilinx\Vivado\2023.2\data\xhub\boards\XilinxBoardStore\boards위의 위치에 붙여넣기 해줍니다. Vivad..
2024.06.24
no image
[Verilog] 0. VIVADO project 만들기 - 1(Cora-z7)
오늘은 Verilog의 Simulation Tool인 Vivado에서 프로젝트를 만들어 보겠습니다. Vivado Downloadhttps://www.xilinx.com/support/download/index.html/content/xilinx/en/downloadNav/vivado-design-tools.html DownloadsVivado, Vitis, Vitis Embedded Platform, PetaLinux, Device modelswww.xilinx.comAMD 홈페이지에서 회원가입 후 위의 파일을 설치해 vivado를 다운로드합니다. Half Adder 위에 보이는 'Quick Start'에서 'Create Project'를 클릭합니다. 저는 Half Adder를 설계해 볼 것이기 때문에 ..
2024.03.19